立即註冊 登錄
痞酷網_PIGOO 返回首頁

獅子魚的個人空間 https://bbs.pigoo.com/?26188 [收藏] [複製] [RSS]

日誌

芯片時序

熱度 1已有 5892 次閱讀2017-6-18 01:24 PM

H61時序:內存供電DDR1.5V)橋供電(PCH_1.05V)VCC1_05_PCHVCC1_05_ME鎖相環供電(PLL_1.8V)VCC1_8_PCH總線供電(VTT_1.05VCPU_VTTVTT_PWRGDVSA_REF系統代理供電(VCCSA_0.9V)VCCSA_ATXPGAPWROKDRAMPWROKCPUPWROKSVIDSVALERTVCORE CPU供電(VCORE_1V左右)VR_RDYPCH_VRMPWRGD

PLTRST→聲卡復位→集顯供電。

 

 

待機---觸發---內存供電(DDR1.5V)---橋供電(PCH_1.05V)---鎖相環供電(PLL_1.8V)---總線供電(VTT_1.05V---系統代理供電(VCCSA_0.9V)---CPU供電(VCORE_1V左右)

PCIE A13 A14  0.38V 正常  PCI B16 1.68V正常  這邊的時鐘也正常。
PCIE A11 3.3V  PCI A15 3.3V  
兩個復位也正常了。
內存 SMBDATA 3.3V  SMBCLK 3.3V SPD3.3V  DDR_VTT0.77V  168 RST1.5V  內存條件都正常。

H61 供電正常後, CPU管理芯片ISL95836 VR_RDY會發出高電平轉換成SYS_PWROK送到南橋,告訴南橋CPU供電好。IO收到ATX電源PWROK 3.3V信號發出PWROK1給橋(橋裡面名稱是APWOK)橋發出DRAM_PWROKCPUPWROK
CPU,再有SVID產生CPU供電
同時IO延遲發出PWROK 送到南橋,告訴南橋主板供電好。南橋自身供電、時鐘正常後 收到SYS_PWROKPWROK 才會發出平台復位。這是大方向的上電時序。

2IO收到ATX電源PWROK 3.3V信號發出PWROK1給橋(橋裡面名稱是APWOK)橋發出DRAM_PWROKCPUPWROK
CPU,再有SVID產生CPU供電
3,時鐘正常後,CPU供電正常後發出VRMPWRGD(有些叫VR_RDY)給橋,
橋收到IO發出的PWROK1CPU發出的VRMPWRGD
產生平台復位PLTRST#IOPCIRST#PCIIO發出復位給網卡和PCI-EH61主板PCI復位時橋發出、PCI-EIO


6789系列芯片組(H61,HM65,H67,B75,H81,HM87,HM97)待機條件:11個

VCCRTC、RTCRST#、SRTCRST#、32.768K、VCCDSW3_3、DPWROK、VCCSUS3_3、BATLOW#、RSMRST#、DSWVRMEN、INTVRMEN

6X/7X系列(2/3th)芯片組硬啟動過程

1)裝入3V紐扣電池,產生VCCRTC給橋的RTC電路供電。

2)插上電池或適配器後,經過保護隔離電路,產生公共點。

3)接著產生EC待機供電,在待機供電正常後,EC給晶振供電,產生EC待機時鐘(也有的免晶振),待機供電延時產生EC待機復位EC讀取程序配置自身腳位。

4)如果EC檢測到適配器,會自動開啟橋的深度睡眠待機電壓(VCCDSW3_3然後EC延時發出DPWROK給橋,通知橋深度睡眠待機電壓好

5EC延時發出待機電壓好,同時送給橋DPWRDKRSMRST#(有的按開關後產生)通知橋待機電壓已經正常。

6)按下開關EC收到開關信號後,延時發送一個高--高的開機信號給橋PWRBTN#

7)橋發出高電平SLP_S5#  SLP_S4#   SLP_S3# SLP_A#  SLP_LAN#

8SLP_S5# SLP_S4#控制產生內存主供電1.5V;SLP_S3控制產生內存VTT供電0.75V  二級電壓3.3V  二級電壓5V  二級電壓1.5V(可能有兩個CPUVDDQMINIPCIE各一個)VCCPLL供電1.8V   總線供電1.05V   VCCSA供電0.85V等(僅ThinkPad機型會使用SLP_ASLA_LAN#

9)各相供電正常後,橋的25M起震,各項供電正常後,PG匯總最終送給橋的PWROKAPWROK腳,同時產生CPU供電的開啟信號,但一般都不會產生CPU供電  因為還缺少CPU發來的SVID信號

10PWROKAPWROK正常後,橋開漏輸出DRAMPWROK,再通過SPI總線讀取BIOS中的ME

11)橋發出各路時鐘,並返回33MCLK_PCI_FB給自身的LOOPBACK

12)橋發出非核心電源好PROCPWRGDCPU

13CPU發出SVID波形給CPU供電芯片

14CPU供電芯片輸出CPU核心電壓

15CPU供電芯片發出PG最終轉換給橋的SYS_PWROK

16)橋發出PLTRST#,降壓產生CPU復位RESET#CPU得到復位後,通過DMI總線到橋,橋再通過SPI總線讀取BIOS,開始自檢(跑碼)

17自檢過內存後,CPU再次發出SVIDCPU供電芯片,控制輸出集顯供電(VAXG 一般4.5V

 

8X/9X系列(4/5th)單CPU芯片組的硬啟動過程

1)裝入3V紐扣電池,或內置主電池後,產生VCCRTCCPU內部橋模塊(以下簡稱「CPU」)的RTC電路供電

2)插上電池或適配器後,經過保護隔離電路,產生公共點

3)接著產生EC待機供電,在EC待機供電正常後,EC內部產生EC待機時鐘(也有的免晶振)待機供電延時產生EC待機復位(部分由EC內部上拉)EC讀取程序配置自身腳位

4)如果EC檢測到適配器,會自動開啟CPU深度睡眠待機電壓(VCCDSW3_3然後EC延時發出DPWROKCPU,通知CPU深度睡眠待機電壓

5CPU發出SLP_SUS#,把深度睡眠待機電壓轉換為主待機電壓VCCSUS3_3由主待機電壓轉換產生RSMRST# CPU,通知CPU主待機電壓已經正常

4)如果EC檢測到適配器會自動開啟待機電壓送給CPUVCCDSW3_3VCCSUS3_3

5EC延時發出待機電壓好,同時送給CPUDPWROKRSMRST#(有的按開關後產生)通知CPU待機電壓已經正常

6)按下開關EC收到開關信號後,延時發送一個高--高的開機信號給CPUPWRBTN#

7CPU發出高電平SLP_S5#  SLP_S4#  SLP_S3#  SLP_A#  SLP_LAN#

8SLP_S5#SLP_S4#控制產生內存主供電1.35V 同時送給CPU的內存模塊供電VDDQSLP_S3#控制產生二級電壓3.3V 二級電壓5V 橋模塊供電1.5VVCCTS1_5)維持電壓1.05VVCCST

9)各項供電正常後,產生VCCST_PWRGDCPUCPU發出VR_EN作為CPU供電的開啟信號,控制輸出CPU供電VBOOT:1.7-1.8VCPU同時發出SM_PG_CNTL1控制產生內存VTT電壓0.675V

10CPU供電正常後,供電芯片發出PG最終轉換送給CPUVR_READY各項供電正常後,CPU24M起振,各項供電正常後,延時產生PG送給CPUCPH_PWROKSYS_PWROK 、和APWROK

11PCH_PWROKAPWROK正常後CPU讀取BIOS芯片中的ME程序

12CPU發出各路時鐘

13CPU延時發出PLTRST# CPU發出SVID波形給CPU供電芯片調整CPU核心電壓到合適值

14CPU內部完成復位後,CPU通過SPI總線讀取BIOS,開始自檢跑碼

 

Intel 1XX/2XX系列 (6/7th)單CPU芯片組硬啟動過程

1)裝入3V紐扣電池,或內置主電池後,產生VCCRTCCPU內部橋模塊(以下簡稱CPU)的RTC電路供電

2)插上電池或適配器後,經過保護隔離電路,產生公共點

3)接著產生EC待機供電(有些機器的EC待機供電分為兩個,深度睡眠待機供電由RTC電路線性提供,主待機供電需按開關由PWM提供,如DELL新機器)在EC待機供電正常後,EC內部產生EC待機時鐘(一般內置時鐘,免晶振),待機供電延時產生EC待機復位(部分EC復位由EC內部上拉如LA-B162採用KB9022EC讀取程序配置自身腳位。

4)如果EC檢測到適配器,會自動開啟CPU深度睡眠待機電壓VCCDSW_3P3然後EC延時發出DSW_PWROKCPU,通知CPU深度睡眠待機電壓好

5CPU發出SLP_SUS#,把深度睡眠待機電壓轉換為主待機電壓(VCCPRIM_3P3VCCPRIM_1P8VCCPRIM_1P0

  由主待機電壓轉換產生「RSMRST#」給CPU,通知CPU主待機電壓正常

4)如果EC檢測到適配器,會自動開啟待機電壓同時送給CPUVCCPRIM_3P3VCCPRIM_1P8VCCPRIM_1P0

5EC延時發出待機電壓好,同時送給CPUDSW_PWROKRSMRST#通知CPU待機電壓已經正常

6EC收到開關信號,延時發送一個高--高的開機信號給CPUPWRBTN#

7CPU發出高電平SLP_S5# SLP_S4# SLP_S3#/SLP_S0# SLP_A#SLP_LAN# /SLP_WLAN#

8SLP_S5#SLP_S4#控制產生內存主供電1.35V1.2VUSB供電、1.0VVCCSTSLP_S3#控制產生二級電壓3.3V、二級電壓5VVCCSTG/VCCPLL1.0V)等(僅ThinkPad機型會使用SLP_A#SLP_LAN#

9)各項供電正常後,產生VCCST_PWRGD送給CPUCPU發出DDR_VTT_CNTL控制產生內存VTT電壓0.675V,各項供電正常後,延時產生開啟信號送給CPU供電開啟芯片,控制產生VCCSA供電(0.55~1.15V[部分低功耗的移動CPUVCCOPC4級緩存eDRAM)供電,電壓值

10)各項供電正常後CPU24M晶振起振,各項供電正常後,延時產生PG送給CPUPCH_PWROKSYS_PWROK

11PCH_PWROK正常後CPU讀取BIOS中的ME程序

12CPU發出各組時鐘

13CPU延時發出PLTRST#  然後發出SVID波形給CPU供電芯片開啟CPU核心供電(0.55~1.5V

14CPU內部完成復位後,CPU通過SPI總線讀取BIOS,開始自檢(跑碼)自檢到內存時產生DRAM_RESET#,自檢過內存後CPU再次發出SVID控制產生集顯供電VCCGT0.55~1.5V

 



100系列芯片組(H110,HM179,B150等)待機條件 :10個
VCCRTC、RTCRST#、SRTCRST#、32.768K、VCCDSW_3P3、DSW_PWROK、VCCPRIM_3P3、VCCPRIM_1P0、BATLOW#、RSMRST#

Intel 3XX系列芯片組(8CPU)標準時序解釋
11大待機條件VCCRTC  RTCRST#  SRTCRST#  RTCX1  VCCDSW_3P3  DSW_PWROK VCCPRIM_3P3  VCCPRIM_1P8  VCCPRIM_1P0  RSMRST#   BATLOW#
EC待機5大條件:供電 時鐘 復位 程序 適配器檢測 開關和LID#
VCCRTC: CMOS電池或內置主電池送給橋的3V供電,給橋的RTC電路供電,以保存COMS參數和時間運行,此電壓不能低於2V
RTCRST#主板送給橋的RTC電路復位信號,3V以上高電平,復位時間通常不低於18ms
SRTCRST#主板送給橋的ME模塊復位信號,3V以上高電平,復位時間通常不低於18ms
32.768kHz橋旁邊的32.768kHz晶振,橋給晶振供電,晶振提供頻率給橋,橋內部提供給RTC模塊、SPI模塊和ME模塊使用。
VCCDSW_3P3橋的深度睡眠待機電壓(deep sleep well3.3V ,不支持深度睡眠時,此電壓與VCCPRIM_3P3連一起。
DSW_PWROK橋的深度睡眠待機電壓好,3.3V,不支持深度睡眠時,此信號與RSMRST#連一起
SLP_SUS#橋發出的深度睡眠狀態指示信號,可用於控制主待機電壓(如VCCPRIM_3P3)的開啟和關閉。不支持深度睡眠時,SLP_SUS#懸空。
VCCPRIM_3P3橋的主待機供電3.3V
VCCPRIM_1P8橋的主待機供電1.8V
VCCPRIM_1P0橋的主待機供電1.0V
SLP_S0#PCHCPU處於空閒狀態時,此信號將去控制CPU供電進入輕負載模式(低功耗模式),也可以連接EC用於其他電源管理
RSMRST#橋的主待機電壓好  3.3V,也是PCH內部ACPI控制器的復位,ACPI控制器從VCCPRIM_3P3正常後開始復位,復位時間不能低於10ms
SUSCLK橋發出的32.768kHz時鐘,通常給EC用於同步EC內部時鐘,從RSMRST#完成復位97ms後開始動作,但不一定被主板採用。
PWRBTN#橋收到的下降沿觸發信號,3.3V-0-3.3V  
SLP_S5#橋收到PWRBTN#後 置高SLP_S5# 3.3V 表示退出關機狀態。
SLP_S4#橋置高SLP_S4# 3.3V,表示退出睡眠狀態,用於開啟內存供電。
SLP_S3#橋置高SLP_S3# 3.3V,表示退出休眠狀態,進入S0開機狀態  用於開啟橋/總線等供電。
SLP_A#此信號一般不採用,因為取消了ME模塊供電和APWROKAPWROK集成在橋內部。
SLP_LAN#/SLP_WLAN#網卡供電的控制信號,除ThinkPad外,基本都不採用此信號,可以忽略
VPPVDIMMVCCSTVCCPLL內存供電VDDQ 1.2VVPP供電 2.5V、 VCCSTVCCPLL 1.0V,一般受控於SLP_S4#
VCC 二級電壓3.3V/5V/1.8V 、總線供電(VCCIO0.95V、 VCCPLL_OC 1.2VVCCSTG供電1.05V等。
VCCST_PWRGDVCCST供電和其他供電正常後,送給CPU的電源好型號1.0V
VR_ON主板送給CPU電源管理芯片的開啟信號,用於開啟VCCSA供電和CPU核心供電VBOOT電壓
DDR_VTT_CNTLCPU發出的內存VTT供電開啟信號,用於控制產生0.6V內存VTT供電
VCCSACPU供電芯片給CPU的系統代理供電(system agent1.05V
VCCCORE_CPUCPU核心供電的VBOOT電壓1V左右,通常在總線供電正常後產生
PCH_PWROK主板發給橋的3.3V高電平,表示S0狀態電壓都OK
24MHz Crystal Osc橋得到供電後,橋的24M晶振開始工作,給橋內部的時鐘模塊提供基準頻率。
PCH output clocks橋得到PCH_PWROK後讀取ME配置腳位,輸出各組時鐘。
PROCPWRGD橋發給CPUPG 表示CPU的核心電壓OK  1.05V
SYS_PWROK表示系統供電正常,是產生復位的關鍵信號,3.3V
PLTRST#橋發出的平台復位3.3V ,給各芯片、插槽作為復位
CPU SVIDCPU收到PROCPWRGD 後,CPU發出SVIDCPU供電芯片,用於重新調整CPU核心電壓,由DATACLK組成的標準串行總線和一個起提示作用的ALERT#信號所組成。
VCCCORE_CPUCPU供電芯片輸出的SVID調整後的CPU核心供電。
DRAM_RESET#CPU滿足了各個供電、時鐘、復位信號後,開始讀取BIOS自檢(跑碼),在自檢過程中,當橋通過SMBUS完成內存識別後,橋發出DRAM_RESET#給內存插槽,用於復位內存。

VCCGT自檢過內存,CPU再次發出SVIDCPU電源管理芯片,控制產生集顯供電VCCGT0.7V~1.3V

評論 (0 個評論)

關閉

站長小叮嚀上一條 /1 下一條

禁閉室|手機版|連繫我們|痞酷網電子技術論壇

GMT+8, 2024-4-19 05:06 PM , Processed in 0.049650 second(s), 20 queries , Gzip On.

Powered by Discuz! X3.4 Licensed

© 2001-2023 Discuz! Team.